SciELO - Scientific Electronic Library Online

 
vol.21 número2Estimación del Error en Elementos HexaédricosComportamiento Resistente de Suelos Orgánicos Estabilizados con Tanino índice de autoresíndice de materiabúsqueda de artículos
Home Pagelista alfabética de revistas  

Servicios Personalizados

Revista

Articulo

Indicadores

Links relacionados

Compartir


Información tecnológica

versión On-line ISSN 0718-0764

Resumen

DE PABLO, Santiago; CACERES, Santiago; CEBRIAN, Jesús A  y  SANZ, Francisco. Diseño de Circuitos Digitales a Nivel de Registro empleando Diagramas ASM++. Inf. tecnol. [online]. 2010, vol.21, n.2, pp.91-102. ISSN 0718-0764.  http://dx.doi.org/10.4067/S0718-07642010000200012.

Este artículo muestra la estrecha relación que existe entre los diagramas de estado algorítmicos (ASM charts) y los modernos lenguajes de descripción de circuitos, ambos empleados en el diseño de circuitos digitales. Se proponen sustanciales mejoras sobre la notación actual con el objetivo de desarrollar un compilador capaz de procesar automáticamente estos diagramas y generar el código VHDL o Verilog correspondiente. El uso de esta metodología facilita el aprendizaje del diseño de circuitos digitales a nivel de transferencia entre registros (RTL). El lenguaje gráfico propuesto es fácil de aprender y es entendido sin dificultad por estudiantes universitarios, quienes lo emplean como parte de la metodología de diseño para producir circuitos digitales sobre dispositivos reconfigurables tipo FPGA y CPLD.

Palabras clave : gráficos ASM; compilador; metodología de diseño; lenguajes de descripción; nivel de transferencia de registro.

        · resumen en Inglés     · texto en Español     · Español ( pdf )

 

Creative Commons License Todo el contenido de esta revista, excepto dónde está identificado, está bajo una Licencia Creative Commons